文档详情

计算机组成原理预习复习题.doc

发布:2018-11-08约5.29千字共7页下载文档
文本预览下载声明
- PAGE 3 第二章 设x=2010×0 y=2100×(-0,求x+y。 [解:]   为了便于直观理解,假设两数均以补码表示,阶码采用双符号位,尾数采用单符号位,则它们的浮点表示分别为 [x]浮=00 010,  0[y]浮=00 100,  11 求阶差并对阶        △E=Ex-Ey=[Ex]补+[-Ey]补=00 010+11 100=11 110 即△E为-2,x的阶码小,应使Mx右移两位,Ex加2,          [x]浮=00 100,011) 其中(11)表示Mx右移2位后移出的最低两位数。 2 尾数求和               0. 0 0 1 1 0 1 1 0 (11)             + 1. 0 1 0 1 0 1 0 0            ────────────────              1. 1 0 0 0 1 0 1 0 (11) 3规格化处理 尾数运算结果的符号位与最高数值位同值,应执行左规处理,结果为110),阶码为 00 011。 4舍入处理 采用0舍1入法处理,则有               1. 0 0 0 1 0 1 0 1           +          1          ────────────────               1. 0 0 0 1 0 1 1 0 5判溢出 阶码符号位为00,不溢出,故得最终结果为            x+y=2011×(-0 第三章 存储器 1、课本作业:P101:3,4题 2.、已知cache / 主存系统效率为85% ,平均访问时间为60ns,cache 比主存快4倍,求主存储器周期是多少?cache命中率是多少? 解:因为:ta = tc / e 所以 :tc = ta×e = 60×0.85 = 510ns (cache存取周期) tm = tc×r =510 ×4 = 204ns (主存存取周期) 因为:e = 1 / [r + (1 – r )H] 所以: H = 2.4 / 2.55 = 0.94 3、SRAM芯片有17位地址线和4位数据线。用这种芯片位32位字长的处理器构成1M×32位的存储器,并采用模块板结构。问(1)若每个模块板为256K×32位,需要几块板?(2)每块板内共需多少片这样的芯片。(3)整个存储器需用多少这样的芯片。(4)哪些地址线作为片选信号线。 第四章 指令系统 1、指令格式如下所示,其中OP 为操作码,试分析指令格式特点。 18 12 10 9 5 4 0 OP ——— 源寄存器 目标寄存器 解: 单字长二地址指令。 操作码字段OP可以指定27=128条指令。 源寄存器和目标寄存器都是通用寄存器(可分别指定32个),所以是RR型指令,两个操作数均存在寄存器中。 这种指令结构常用于算术逻辑类指令。 2、指令格式如下所示,OP为操作码字段,试分析指令格式的特点。 15 10 7 4 3 0 OP X 源寄存器 基值寄存器 位移量(16位) OP X 源寄存器 基值寄存器 位移量(16位) 解:(1)双字长二地址指令,用于访问存储器。
显示全部
相似文档