文档详情

电力系统自动化---第一章 发电机的自动并列.ppt

发布:2017-01-26约5.27千字共86页下载文档
文本预览下载声明
第一节 概述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 1.1 概 述 第二节 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 1.2 准同期并列的基本原理 第三节 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 1.3 恒定越前时间并列装置 第三节 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 1.4 数字式并列装置 在并列操作过程中,自动调节待并发电机的电压,使电压差条件符合并列的要求。 构成框图与频率差控制的相似,由电压差方向测量环节和脉冲展宽电路组成。 七、压差控制 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 用大规模集成电路微处理器(CPU)等器件构成的数字式并列装置,由于硬件简单,编程方便灵活,运行可靠,且技术上已日趋成熟,成为当前自动并列装置发展的主流。 一、概述 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 模拟式并列装置为简化电路,在一个滑差周期时间内,把滑差角速度假设为恒定。数字式并列装置可以克服这一假设的局限性,采用较为精确的公式,按照当时的变化规律,选择最佳的越前时间发出合闸信号,可以缩短并列操作的过程,提高了自动并列装置的技术性能和运行可靠性。 数字式并列装置由硬件和软件组成,以下分别进行介绍。 一、概述 二、硬件电路 以微处理器(CPU)为核心的数字式并列装置,就是一台专用的计算机控制系统。 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 图1-21 数字式并列装置硬件框图 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 (一)主机 微处理器(CPU)是控制装置的核心。 (二)输入、输出接口电路 在计算机控制系统中,输入、输出过程通道的信息不能直接与主机的总线相接,它必须由接口电路来完成信息传递的任务。 (三)输入、输出过程通道 为了实现发电机自动并列操作,须将电网和待并发电机的电压、频率等状态量按要求送到接口电路进入主机。 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 图1-22 电压和频率测量 (a)电压测量 (b)频率测量 数字式并列装置 数字式并列装置 数字式并列装置 数字式并列装置 1.输入通道 按发电机并列条件,分别从发电机和母线电压互感器二次侧交流电压信号中提取电压幅值、频率和相角差等三种信息,作为并列操作的依据。 (1)交流电压
显示全部
相似文档