文档详情

基于FPGA的高速实时数据采集存储系统-NSFC.PDF

发布:2019-08-13约1.23万字共5页下载文档
文本预览下载声明
Instrument andSensor Jan.2009 Technique 基于FPGA的高速实时数据采集存储系统 王强,文丰,任勇峰 (中北大学电子测试技术国家重点实验室,山西太原030051) MEMORY控制器的作用下,实现了数据在存储器阵列的高速存储,数据采集系统可实现百兆以上速度的实时采集存储。 关键词:FPGA;高速数据采集;数据转存 中图分类号:TN919 文献识别码:B 文章编号:1002—1841(2009)01—0050—03 Real-timeData and BasedonFPGA High-speed AcquisitionStorageSystem WANG Qians,WENFeng,RENYong-feng forElectronicMeasurement of (NationalKeyLaboratory Technology,NorthUniversityChina,Taiyuan030051,China) data withtheFPGAdevice unit.In Abstract:This acquisition XCSVLXS0聃controlling paperdesignedhish·speed system to thestatemachineand order data architecture ADdeviceswas via heightenacquisition hish-speed adopted speed,fourpipelined clockwhichWag basedOilFPGAdevice.TheconversiondataWagtransferredata ratetomain phasedelay designed storage rapid be ofMHz. theFlash controller.Thereal-timedata can inhundreds memoryby memory acquisitionsystem operated data conversion Keywords:FPGA;hi曲一speedacquisition;datastorage Power 0引言 PCA05的控制下又可以将FLASHMEMORY中的数据送 在传统的数据采集系统中,A/D的控制和数据的转存均通 入PCI总线设备或者硬盘中长期存储,同时也可以将采样结果 过CPU或者MCU来完成。在这种方式下,将A/D转换的结果在LCD上显示。该系统的结构框图如图1所示。虚线内部的 读人,然后再转存到片外的存储器中,这一过程至少需要4个 机器周期。即使对于ARM芯核的单片机(CPU采用流水线结现。 构,1个机器周期占1个CLK),使用33MHz的晶振,它的最高 1.2 FPGA芯片XCSVLXS0 转存数据速度也只达到8Mbit/s.在高
显示全部
相似文档