文档详情

微机原理-第6章.ppt

发布:2017-06-16约字共50页下载文档
文本预览下载声明
图 8086对应的存储器组成原理图 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9~A1 0 0 0 0 0 1 0 0 0 0 0 … 0 0 0 0 0 0 1 0 1 1 1 1 … 1 片外寻址 与6264芯片的A12~ A0相连,作片内寻址 ≈ ≈ 高位不变地址部分,去参加译码,作6264的 片选信号。 8K 地址分析 ? 四.扩展存储器设计 译码电路设计 ? A19 A18 A17 \RD A16 A15 \WE 偶片选信号 A14 74LS138 M/IO G1 Y0 G2A Y1 G2B Y2 Y3 C Y4 B Y5 A Y6 Y7 四.扩展存储器设计 奇片选信号 \BHE A0 ● 四.扩展存储器设计 图 8086最小方式系统16kB ROM和16kB RAM存储器逻辑 例4. 在8088最大方式系统总线上扩充设计8K字节的ROM存储器电路。ROM芯片选用Intel 2764,起始地址从FE000H开始,译码电路采用74LS138。 四.扩展存储器设计 1.计算此ROM存储区的最高地址为多少? 2.画出此存储器电路与系统总线的连接图。 四.扩展存储器设计 ①求存储区的最高地址 因为Intel 2764存储容量为8K ×8(字节),所以设计此存储电路共需1片2764芯片。因此最高地址为: FE000H+02000H-1=FFFFFH 四.扩展存储器设计 四.扩展存储器设计 确 定 总 线 及 总 线 信 号 ? ②电路设计 8088 CPU 最 大 方 式 系 统 总 线 D7-D0 A19-A16 A15-A0 MEMW MEMR IOW IOR 电路连接 ? 四.扩展存储器设计 A0 D0 A12 D7 OE PGM CS VPP 片选信号 A12~A0 D0~D7 D0~D7 +5V 8088 CPU 最 大 方 式 系 统 总 线 2764 … … ● A19-A13 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9~A0 1 1 1 1 1 1 1 0 0 0 0 … 0 1 1 1 1 1 1 1 1 1 1 1 … 1 片外寻址 与2764芯片的A12~ A0相连,作片内寻址 ≈ ≈ 高位不变地址部分,去参加译码,作2764的 片选信号。 8K 地址分析 ? 四.扩展存储器设计 译码电路设计 ? A19 A18 A17 A16 A15 A14 \MEMR 片选信号 A13 74LS138 G1 Y0 G2A Y1 G2B Y2 Y3 C Y4 B Y5 A Y6 Y7 四.扩展存储器设计 ● 四.扩展存储器设计 7. CPU总线负载能力 总线竞争 四.扩展存储器设计 7. CPU总线负载能力 总线负载的计算 四.扩展存储器设计 7. CPU总线负载能力 总线的驱动与控制 地址:单向驱动 数据:双向驱动 例如6.9 * 第六章 存储器系统 1. 存储器分类 2. 存储器主要技术指标 3. 几种常用存储器芯片介绍 4. 扩展存储器设计 5. 多端口存储器设计 四.扩展存储器设计 例1. 在8088最大方式系统总线上扩充设计4K字节的SRAM存储器电路。SRAM芯片选用Intel 2114,起始地址从00000H开始。试画出此存储器电路与系统总线的连接图。 6. 扩展存储器接口电路设计 ①
显示全部
相似文档