FPGA课程设计报告.pdf
FPGA课程设计报告--第1页
课程设计
开课学期:2014年—2015年下学期
课程名称:FPGA课程设计
学院:信息科学与工程学院
专业:集成电路设计与集成系统
班级:集成1201班
学号:20121221077
姓名:蔚
任课教师:涛
2015年7月21日
.专业.整理.
FPGA课程设计报告--第1页
FPGA课程设计报告--第2页
基于FPGA的数字钟设计
摘要
本文介绍一种利用现场可编程逻辑器件FPGA产生多功能数字钟的设计方案。数字
钟是采用数字电路实现对时、分、秒数字显示的计时装置,是人们日常生活中不可少的
必需品。
本设计采用EDA技术,以硬件描述语言Verilog为系统逻辑描述手段设计文件,在
QuartusII工具软件环境下,由各个基本模块共同构建了一个基于FPGA的数字钟。
系统由时钟模块、控制模块、计时模块、数据译码模块、显示以及报时模块组成。
经编译和仿真所设计的程序,在可编程逻辑器件上下载验证。开发板采用
5CSEMA5F31C6N。本次设计的多功能数字钟,具有时、分、秒的数码管显示功能,以24
小时循环计数,具有整点报时功能,并有由按键输入进行数字钟的校时、清零、启停功
能。
关键词:可编程逻辑器件FPGAVerilog数字钟EDA技术
.专业.整理.
FPGA课程设计报告--第2页
FPGA课程设计报告--第3页
Abstract
Thispaperintroducesakindofbasedonfieldprogrammablelogicdevice
FPGAdesignofmulti-functiondigitalclock,thedigitalclockisusedindigital
circuits,andsecondsdigitaldisplaytimingdeviceisinpeoplesdailylife
necessities.
ThisdesignusingEDAtechnology,hardwaredescriptionlanguageVerilog
logicsystemdescriptionmethodofdesigndocuments,intheQuartusIIsoftware
environment,byallthebasicmodulestogethertobuildaaFPGAbaseddigital
clock.
Systemconsistsoftheclockmodule,controlmodule,timemodule,data
deco