TMS320C54x的硬件设计.ppt
文本预览下载声明
2003.2.16 DSP原理及应用 第8章 TMS320C54x的硬件设计 (1) TLV5619转换器 ① TLV5619的内部结构 12 OUT 12位 D A C 锁存器 REFIN 12 位 输 入 寄 存 器 选择与 控制逻辑 D0 D1 D2 D3 D4 D5 D6 D7 12位 电阻 网络 D/A 转换 12 D9 D10 D11 D8 CS WE PD LDAC ×2 + - 第8章 TMS320C54x的硬件设计 (1) TLV5619转换器 ② TLV5619的引脚功能 TLV5619器件共有20根引脚,其功能: ● 电源类引脚 VDD:正电源。可采用5V或3V供电,5V供电时,功耗为8mW,在3V供电时,功耗为4.3mW; REFIN:参考电压输入端,接基准电压Vref,在电源为5V供电时,Vref =2.048V,在电源为3V供电时,Vref =1.024V; GND:地。 第8章 TMS320C54x的硬件设计 (1) TLV5619转换器 ② TLV5619的引脚功能 ● 控制类引脚 CS:片选引脚,低电平有效; WR:写允许引脚,低电平有效; LDAC:装载引脚,低电平有效。该引脚有效时, 12位输入寄存器中的数据装入12位DAC锁存,并通过D/A转换器转换输出; PD:低功耗模式控制引脚,低电平有效。 第8章 TMS320C54x的硬件设计 (1) TLV5619转换器 ② TLV5619的引脚功能 ● 输入数据引脚 D11~D0:并行数据输入。 ● 输出引脚 OUT:模拟电压输出。 第8章 TMS320C54x的硬件设计 TLV5616是一个串行12位电压输出数模转换器,带有灵活的4线串行接口,可以无缝连接TMS320、SPI、QSPI等串行口。 输出缓冲是2倍增益轨到轨输出放大器,采用AB类输出以提高稳定性和减少建立时间。 TLV5616是基于电阻网络结构的12位单电源D/A转换器,器件由串行接口、数据锁存器、速度/掉电逻辑、基准输入缓冲器、电阻网络和轨到轨输出缓冲器等组成。 1. D/A转换器 (2) TLV5616转换器 第8章 TMS320C54x的硬件设计 (2) TLV5616转换器 ① TLV5616的内部结构 OUT 串行输入 寄存器 REFIN 16周期 定时器 12位 电阻 网络 D/A 转换 ×2 12 SCLK CS FS + - 12位 数据 锁存 速度/掉电 逻辑 12 14 DIN 2 第8章 TMS320C54x的硬件设计 8. 5. 2 ’C54x与D/A转换器的接口 2. D/A转换器与DSP的接口 (1) TLV5619与’C5402芯片的接口连接 TLV5619是基于并行输入的12位单电源D/A转换器。器件在CS的低电平时被选中,可实现12位数据的双缓冲和单缓冲两种方式。 采用双缓冲方式时,输入数据在WE的上升沿被寄存于输入寄存器,LDAC的低电平被锁存至DAC锁存器,并刷新DAC转换器,更新输出。 采用单缓冲方式时,LDAC始终保持低电平,使DAC锁存器处于直通方式,WE的上升沿锁存数据,并刷新DAC转换器,更新输出结果。 第8章 TMS320C54x的硬件设计 2. D/A转换器与DSP的接口 (1) TLV5619与’C5402芯片的接口连接 TMS320VC5402 A0 A1 A2 . . . A7 IS R/W D11~D0 A B C G1 Y4 G2 G3 TLV5619 CS WE OUT D11~D0 REFM PD LDAC VDD 74AC138 UOUT DAC采用单缓冲方式, 地址为0x0084H 第8章 TMS320C54x的硬件设计 2. D/A转换器与DSP的接口 (2) TLV5616与’C5402芯片的接口连接 TLV5616与TMS320系列的DSP兼容。如果DSP的串行口仅与一片TLV5616进行无缝串行连接,有两种基本连接形式。 ●?三线连接 ●?四线连接 将TLV5616的FS、DIN、SCLK和CS四根线与DSP串行口连接。 将TLV5616的CS线直接接地,用FS、DIN、SCLK三根线与DSP串行口连接。 第8章 TMS320C54x的硬件设计 2. D/A转换器与DSP的接口 (2) TLV5616与’C5402芯片的接口连接 三线连接: TMS3
显示全部