文档详情

锁存器和触发器 课件 .pdf

发布:2024-12-24约4.29万字共60页下载文档
文本预览下载声明

5锁存器和触发器

基本要求

1、了解锁存器、触发器的电路结构和工作原理

2、掌握RS锁存器、JK触发器、D触发器及T触

发器的逻辑功能

3、正确理解锁存器、触发器的动态特性

1

*

5.1概述

一、数字电路的分类:

1、组合逻辑电路:

电路某一时刻的输出状态,只取决于同一时刻

输入状态的组合,而与电路原来的状态无关。

2、时序逻辑电路:

电路某一时刻的输出状态,不仅取决于同一

时刻输入状态的组合,而且和电路原来的状态有关。

必须含有存储电路,以记录以前的状态。

锁存器和触发器——时序逻辑电路的基本逻辑单元

2

*

二、锁存器与触发器

能存放一位二进制数或码的最简单的时序

电路,是时序逻辑电路的存储单元电路。

共同点:

1、具有0和1两个稳定状态,一旦状态被确定,

就能自行保持。一个锁存器或触发器能存储一

位二进制码。

2、能根据输入置0或置1。

3、当输入信号消失后,获得的新状态能保持

下去——记忆功能。

3

*

不同点:

锁存器对脉冲电平敏感

的存储电路,在特定输入脉E

冲电平作用下改变状态。

E

CP

触发器对脉冲边沿敏感

的存储电路,在时钟脉冲CP

的上升沿或下降沿的变化

瞬间改变状态。

4

*

三、锁存器和触发器逻辑功能描述方法

1、特性表(真值表、功能表)

与组合逻辑电路不同点:变量中含电路的现态。

2、特性方程

描述电路的次态与现态及输入之间的关系式。

n

现态:输入信号作用前的状态,用Q表示。

次态:输入信号作用后的状态,用Qn+1表示。

3、波形图(时序图):

直观描述输入信号、时钟信号、输出信号及电路

状态转换与时间对应关系的图形。

4、状态图:描述锁存器和触发器的次态与输入、现

态关系的图形。

5

*

四、双稳态存储单元电路

1.电路结构

G1

1反馈

Q

显示全部
相似文档