DSP原理及应用课后答案电子工业.pdf
DSP原理及应用课后答案电子工业--第1页
第二章
3、处理器工作方式状态寄存器PMST中的MP/MC、OVLY和DROM三个状态位对
C54x的存储空间结构各有何影响?
当OVLY=0时,程序存储空间不使用内部RAM。当OVLY=1时,程序存储空间使
用内部RAM。内部RAM同时被映射到程序存储空间和数据存储空间。当
MP/MC=0时,4000H~EFFFH程序存储空间定义为外部存储器;F000H~FEFFH程序存
储空间定义为内部ROM;当MP/MC=1时,4000H~FFFFH程序存储空间定义为
外部存储。DROM=0:
0000H~3FFFH——内部RAM;4000H~FFFFH——外部存储器;DROM=1:
0000H~3FFFH——内部RAM;4000H~EFFFH——外部存储器;F000H~FEFFH——片
内ROM;FF00H~FFFFH——保留。
4、TMS320C54x芯片的片内外设主要包括哪些电路?
①通用I/O引脚②定时器③时钟发生器④主机接口HPI⑤串行通信接口⑥软
件可编程等待状态发生器⑦可编程分区转换逻辑
5、TMS320C54x芯片的流水线操作共有多少个操作阶段?每个阶段执行什么任务?
完成一条指令都需要哪些操作周期?
六个操作阶段:①预取指P;将PC中的内容加载PAB②取指F;将读取到的指令字
加载PB③译码D;若需要,数据1读地址加载DAB;若需要,数据2读地址加
载CAB;修正辅助寄存器和堆栈指针④寻址A;数据1加载DB;数据2加载CB;
若需要,数据3写地址加载EAB⑤读数R;数据1加载DB;数据2加载CB;若
需要,数据3写地址加载EAB;⑥执行X。执行指令,写数据加载EB。
6、TMS320C54x芯片的流水线冲突是怎样产生的?有哪些方法可以避免流水线冲突?
答:’C54x的流水线结构,允许多条指令同时利用CPU的内部资源。由于CPU的
资源有限,当多于一个流水线上的指令同时访问同一资源时,可能产生时序冲突。解
决办法①由CPU通过延时自动解决;②通过程序解决,如重新安排指令或插入空
操作指令。为了避免流水冲突,可以根据等待周期表来选择插入的NOP指令的数量。
7、TMS320C54x芯片的串行口有哪几种类型?
四种串行口:标准同步串行口SP,缓冲同步串行口BSP,时分多路串行口TDM,
多路缓冲串行口McBSP。
8、TMS320VC5402共有多少可屏蔽中断?它们分别是什么?NMI和RS属于哪一
类中断源?答:TMS320VC5402有13个可屏蔽中断,RS和NMI属于外部硬件中
断。
9、试分析下列程序的流水线冲突,画出流水线操作图。如何解决流水冲突?
STLMA,AR0
STM#10,AR1
LD*AR1,B解:流水线图如下图:
解决流水线冲突:最后一条指令(LD*AR1,B)将会产生流水线冲突,在它前面加
入一条NOP指令可以解决流水线冲突。
10、试根据等待周期表,确定下列程序段需要插入几个NOP指令。
①LD@GAIN,T
STM#input,AR1
MPY*AR1+,A解:本段程序不需要插入NOP指令
②STLMB,AR2
STM#input,AR3
DSP原理及应用课后答案电子工业--第1页
DSP原