文档详情

EDA与数字系统设计报告书3.pdf

发布:2017-09-26约6.23万字共32页下载文档
文本预览下载声明
EDA与数字系统设计报告书 (20 16 ~ 20 17 第二学期) 设 计 题 目: 数字秒表 日期 7月 3日 目 录 1 EDA 实验内容 …………………………………………………………..3 1.1 实验一:QuartusII 使用练习 ……………………………………………3 1.2 实验二:图形设计3-8 译码器 ………………………………………..11 1.3 实验三:用74161 和与非门来实现十进制计数器 ………………...12 1.4 实验四:六十进制加法计数器 ……………………………………….13 1.5 实验五:完成扫描显示实验……………………………………………13 1.6 实验六:自主完成一个数字系统设计 ………………………………14 2 数字秒表设计要求及说明…………………………………………………15 2.1 要求 ……………………………………………………………………15 2.2 补充说明 ……………………………………………………………….15 3 数字秒表的设计 …………………………………………………………. 17 3.1 计数器 ……………………………………………………………………17 3.1.1 六十进制加法计数器 …………………………………………………20 3.1.2 一百进制加法计数器 …………………………………………………20 3.1.3 六十进制减法计数器 ………………………………………………21 3.1.4 一百进制减法计数器 ………………………………………………22 3.1.5 三进制减法计数器 ………………………………………………24 3.1.6 各个计数器之间的进制关系 ……………………………………..24 3.2 功能设计 …………………………………………………………….25 3.2.1 保持功能的设计 ……………………………………………………25 3.2.2 复位功能的设计 …………………………………………………….25 3.2.3 功能选项之间切换 ……………………………………………….26 3.2.3 分频设计 ………………………………………………………………26 4 数字秒表的实现……………………………………………………….……27 4.1 数字秒表的整体电路图 …………………………………………………27 4.2 秒表的实现结果截图…………………………………………………….28 5 结论………………………………………………………………………...29 1 EDA 实验内容 1.1 实验一:QuartusII使用练习 完成一个简单门电路的图形设计输入、编译、仿真、管脚分配、 下载,实验验证。 电路原理图 电路生成的模块元件 (1)新建工程 (2)设置存储路径以及文件名 (3)选择芯片 (4)完成工程建立 (5)在元件库中取器件 (6)命名输入以及输出引脚 (7)点击编译按钮 (8)编译结果 (9)仿真并新建文件 (10) 插入引脚 点击 (11) 设置时序逻辑 (12) 点击仿真并查看波形 (13) 分配管脚 设置无用引脚为三态门 (14) 点击编程下载 (15) 设置下载方式 (16) 连接器件点击 下载,下载后进度条为蓝紫色, 显示100% 1.2实验二:图形设计3-8译码器 目的:了解3-8译码器的原理,用与门来实现3-8译码器,进一 步使用Quartus II。 原理图的设计 封装好的3线8线译码器 1.3实验三:同步十进制计数器 目的:了解74161的工作原理,利用74161和与非门如何实现计数 器。注意实验板各种时钟的用法。 实验四:60进制加法计数器
显示全部
相似文档