文档详情

Verilog_HDL—乐曲演奏电路设计.doc

发布:2017-02-17约2.21万字共25页下载文档
文本预览下载声明
湖北文理学院 Verilog HDL 乐曲演奏电路设计 专业:自动化 学号:座机电话号码64 姓名:一天虹影 设计目的与要求 1.课程设计目的: 1)加深对EDA技术的理解,掌握乐曲演奏电路的工作原理 2)了解怎样控制音调的高低变化和音长,从而完成乐曲的自动循环演奏。 3)培养自主学习、正确分析和解决问题的能力 2.课程设计要求: 1)使用Verilog HDL设计乐曲演奏电路,系统实现是用硬件描述语言Verilog HDL按分频控制的方式进行设计,然后进行编程、时序仿真、电路功能验证,奏出美妙的乐曲。 2 通过控制输出到扬声器的激励信号频率的高低和持续的时间,从而使扬声器发出连续的乐曲声,且当乐曲演奏完成时,保证能自动从头开始演奏。 3.该方案可以实现的功能: 1 通过蜂鸣器播放音乐; 2 通过三位动态数码管输出相应的高中低音符; 3 通过一个开关实现两首乐曲的切换; 4 在音乐播放的同时,会有led流水灯的闪烁. 应用工具介绍 作为当今最流行的计算机软件系统,EDA技术是以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。EDA可提供文本输入以及图形编辑的方法将设计者的意图用程序或者图形方式表达出来,而我们经常用到的VHDL语言便是用于编写源程序所需的最常见的硬件描述语言(HDL)之一。 2.1 EDA技术介绍 EDA是电子设计自动化 Electronic Design Automation 的缩写,在20世纪90年代初从计算机辅助设计 CAD 、计算机辅助制造 CAM 、计算机辅助测试 CAT 和计算机辅助工程 CAE 的概念发展而来EDA技术是在电子CAD技术基础上发展起来的计算机软件系统,是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。典型的EDA工具中必须包含两个特殊的软件包,即综合器和适配器。综合器的功能就是将设计者在EDA平台上完成的针对某个系统项目的HDL、原理图或状态图形描述,针对给定的硬件系统组件,进行编译、优化、转换和综合,最终获得我们欲实现功能的描述文件。综合器在工作前,必须给定所要实现的硬件结构参数,它的功能就是将软件描述与给定的硬件结构用一定的方式联系起来。也就是说,综合器是软件描述与硬件实现的一座桥梁。综合过程就是将电路的高级语言描述转换低级的、可与目标器件FPGA/CPLD相映射的网表文件。 从目前的EDA技术来看,其发展趋势是政府重视、使用普及、应用广泛、工具多样、软件功能强大。EDA技术发展迅猛,完全可以用日新月异来描述。EDA技术的应用广泛,现在已涉及到各行各业。EDA水平不断提高,设计工具趋于完美的地步。 Verilog的设计流程图 基本原理 乐曲演奏的原理是这样的:组成乐曲的每个音符的频率值(音调)及其持续的时间(音长)是乐曲能连续演奏所需的两个基本数据,因此只要控制输出到扬声器的激励信号频率的高低和持续的时间,就可以使扬声器发出连续的乐曲声[4]。 音调的控制 频率的高低决定了音调的高低。音乐的十二平均率规定:每两个8度音(如简谱中的中音1与高音1)之间的频率相差一倍。在两个8度音之间,又可分为12个半音,每两个半音的频率比为12√2。?另外,音A 简谱中的低音6 的频率为440Hz,音B到C之间、E到F之间为半音,其余为全音。由此可以计算出简谱中从低音至高音之间每个音的频率,如表11所示由于频率多为非整数,而分频系数又不能为小数,故必须将计算得到的分频数四舍五入取整。若频率过低,则由于分频小,四舍五入取整后的误差较大;若频率过高,虽然误差变小,但。实际的设计综合考虑两方面的因素,在尽量减小频率误差的前提下取合适的频率。选取6MHz基准频率。若无6MHz的频率,则可以先分频得到6MHz或换一个新的基准频率。实际上,只要各个音间的相对频率关系不变,演奏出的乐曲听起来都不会走调。如表2所示。为了减小输出的偶次谐波分量,最后输出到扬声器的波形应为对称方波,因此在到达扬声器之前,有一个二分频的分频器。表2中的分频是从6MHz频率二分频得到的3MHz频率基础上计算得出的。由于最大的分频系数为910采用14位二进制计数器满足。 乐曲演奏电路的系统框图 音名显示电路用来显示乐曲演奏时对应的音符。可以用3个数码管,分别显示高、中、低音的音名,实现演奏的动态显示,十分直观。在本例中,high[3:0]、med[3:0]、low[3:0]等信号分
显示全部
相似文档