文档详情

第11章时序逻辑电路(A).pdf

发布:2023-04-29约2.99万字共55页下载文档
文本预览下载声明
第11章 时序逻辑电路 学习要点 1. 2. 3. 了解数码寄存器和移位寄存器; 4. 5. 。 前言 时序逻辑电路与组合逻辑电路的区别在于:时序逻辑电路在某个 时刻的输出状态不仅与该时刻电路的输入情况有关,还与电路在信号 作用之前电路所具有的状态有关,具有记忆功能 。 组合逻辑电路的基本单元是门电路。 时序逻辑电路的基本单元是触发器。时序逻辑电路一般由门电路和 触发器组合而成。 11.1 触发器 触发器是构成时序逻辑电路的基本逻辑部件。  它有两个稳定的状态:0状态和1状态;  在不同的输入情况下,它可以被置成0状态或1状态;  当输入信号消失后,所置成的状态能够保持不变。 触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可 以分为RS触发器、D触发器、JK触发器、T和T´触发器;按照结构形 式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边 沿触发器。 11.1 触发器 11.1.1 RS触发器 1. 基本RS触发器 信号输出端,Q 0、Q 1的状态称0状态, Q 1、Q 0的状态称1状态。 电 路 Q Q Q Q 组 成 和 逻 辑 S R 符 号 S R S R (a) 逻辑图 (b) 逻辑符号 信号输入端,低电平有效。 11.1 触发器 Q Q R S Q 0 1 0 1 0 1 0 S R ①R 0、S 1时:由于R 0,不论原来Q为0还是1,都有Q 1;再由S 1、 Q 1可得Q =0 。即不论触发器原来处于什么状态都将变成0状态,这种 情况称将触发器置0或复位。R端称为触发器的置0端或复位端。 11.1 触发器 Q 1 0 Q R S Q 0 1 0 1 0 1 0 1 S R ②R 1、S 0时:由于S 0,不论原来Q为0还是1,都有Q 1;再由R 1、 Q 1可得Q =0 。即不论触发器原来处于什么状态都将变成1状态,这种 情况称将触发器置1或置位。S端称为触发器的置1端或置位端。 11.1 触发器 Q 1 0 Q
显示全部
相似文档