基于FPGA的DDS信号发生器设计.doc
文本预览下载声明
课程设计任务书
一、课程设计题目:基于FPGA的DDS信号发生器设计
二、课程设计内容(含技术指标)
① 利用DDS技术产生稳定的正弦波、方波和三角波,输出频率为1Hz~200KHz,且频率可调,步进为1Hz、100Hz、1KHz和10KHz,峰值为0~5V;
② 显示电路用来显示输出信号的参数;
③ 4×4键盘④用Verilog HDL进行建模和模拟仿真,再利用FPGA进行实现。
三、进度安排
序号 名 称 时 间 1 掌握相关FPGA最小系统的知识 一 天 2 掌握用于设计DDS信号发生器的Verilog HDL编程知识 一 天 3 掌握矩阵键盘
显示全部